Udbydes af:
Institut for Anvendt Elektronik
(IAE) |
Pointspærring: D4611 |
Vejledende semester:
1. semester |
Undervisningsform: Klasseundervisning, grupperegning og laboratorieøvelser. |
Evalueringsform:
Bedømmelse af skriftlig eksamen forudsætter godkendelse af obligatoriske øvelser. Skriftlig eksamen
(13-skala
) |
Bemærkninger: Det er en betingelse for at kunne deltage i kursets eksamen, at det tilhørende laboratorieforløb er gennemført tilfredsstillende. |
Kontaktperson: |
Jørn Bang, IAE, bygn. 451, tlf. 4525 5236 |
|
Kursusmål: Kursets mål er at sætte den studerende i stand til
-at analysere et kombinatorisk netværk,
-at omsætte en logisk problemstilling til et eller flere logiske udtryk og at reducere disse udtryk.
-at omsætte logiske udtryk til sandhedstabeller og sandhedstabeller til logiske udtryk,
-at realisere sandhedstabeller i todybde kombinatoriske netværk,
-at anvende simple softwarepakker til at realisere logiske problemstillinger i PLD-kredse,
-at forstå de forskellige flipflop-typer, og at forstå et tilstandsdiagram. |
Kursusindhold: Definition af logisk sand. Logisk sand relateret til fysiske/elektriske størrelser; active/asserted.
Definition af AND-operatoren. Definition af OR-operatoren.
Eksempler på brugen af operatorerne med blandet assertionlevel på ind- og udgang. Inverteren.
Brugen af mnemonics.
Opstilling af funktionstabeller. Opstilling af logiske udtryk på grundlag af funktionstabeller.
Reduktion af logiske udtryk. Karnaughkort. Reduktion ved hjælp af karnaughkort. Variable i karnaughkort.
Gennemgang af arkitektur af simple PLD-kredse. Programmering af PLD-kredse.
Traditionelle kombinatoriske MSI-kredse. Hvilke af disse kan med fordel realiseres i PLD-kredse. Den binære celle.
Flip-flop typer. Definition af sekvensnetværk.
Tilstandsdiagrammer. Simple tællerkredsløb. Bussystemer, herunder tristatekredsløb. Timing. |